Detailseite
Giga-Hertz VLSI-Entwurf mit asynchronen Wave-Pipelines
Antragsteller
Professor Dr.-Ing. Sorin Alexander Huss
Fachliche Zuordnung
Elektronische Halbleiter, Bauelemente und Schaltungen, Integrierte Systeme, Sensorik, Theoretische Elektrotechnik
Förderung
Förderung von 2000 bis 2005
Projektkennung
Deutsche Forschungsgemeinschaft (DFG) - Projektnummer 5238184
Das beantragte Projekt hat zum Ziel, den Entwurf digitaler CMOS-Schaltungen im Giga-Hertz-Bereich unter Verwendung asynchroner Wave-Pipelines zu erforschen und die Anwendbarkeit asynchroner Wave-Pipelines für den VLSI-Systementwurf zu demonstrieren. Ausgehend von einer Bewertung von Prozeß-, Temperatur- und Spannungsschwankungen auf asynchrone Wave-Pipeline-Architekturen soll diese generische Architektur auf zyklische Strukturen verallgemeinert werden. Der Entwurf von Steuerwerken mit asynchronen Wave-Pipelines soll dabei erforscht und diese hinsichtlich Ausdrucksmächtigkeit, Geschwindigkeit, Fläche, Energie und Betriebssicherheit mit konventionellen synchronen und asynchronen Steuerwerken verglichen werden. Entscheidend für den Systementwurf sind Gesichtspunkte wie Kommunikation mit synchronen und elastischen asynchronen Komponenten sowie Testbarkeit. Die praktische Relevanz der erforschten Konzepte soll anhand eines Elliptic-Curve-Public-Key-Cryptosystem-Chips nachgewiesen werden. Da dem Layout bei Frequenzen über 1 GHz entscheidende Bedeutung zukommt, sind bekannte Verfahren zur Auslegung und Plazierung der Buffer sowie Abschirmungsmaßnahmen gegen Übersprechen und Rauschen zu bewerten und geeignet weiterzuentwickeln.
DFG-Verfahren
Schwerpunktprogramme