Detailseite
Entwurf verlustarmer Architekturvarianten
Antragsteller
Professor Dr. Franz-Josef Rammig
Fachliche Zuordnung
Elektronische Halbleiter, Bauelemente und Schaltungen, Integrierte Systeme, Sensorik, Theoretische Elektrotechnik
Förderung
Förderung von 1999 bis 2004
Projektkennung
Deutsche Forschungsgemeinschaft (DFG) - Projektnummer 5173284
Die Forschungsarbeiten der Arbeitsgruppe von Prof. Rammig sollen auf Architekturebene einen Beitrag praxisnahen Entwicklung digitaler Komponenten zur verlustarmen Datenverarbeitung leisten. Bereits auf dieser hohen Entwurfsebene werden die Gesichtspunkte der verlustarmen Datenverarbeitung in den Entwurfsprozeß einbezogen. Die neu zu entwickelnde Entwurfsmethodik integriert diesen Aspekt über mehrere Entwurfsebenen in den Stand der Technik durch zwei Neuerungen: a) Bottom-up Propagierung realer Technologieinformation von den unteren Entwurfsebenen bis auf die Architekturebene und b) Berücksichtigung dieser Information in den Entscheidungsprozessen des Top-Down strukturierten Entwurfs. Dazu wird eine Modellebene speziell zur Evaluierung von Architekturvarianten eingeführt. Das Modell erlaubt die Analyse der Aktivierung von Komponenten auf der Architekturebene. Diese anforderungsorientierte Aktivierung ist aus dem asynchronen Hardware-Entwurf bekannt. Durch Aufgreifen dieser Eigenschaften kann eine Hardware-nahe Untersuchung der Leistungsaufnahme erfolgen. Die aus dem Modell auf Architekturebene gewonnenen Ergebnisse werden dann auf synchrone Entwurfsmethoden übertragen, indem Deaktivierungsmechanismen gezielt eingesetzt werden. Die entwickelte Methodik wird auf Beispiele der Sprach- und Bildverarbeitung, die zunehmend in mobilen Geräten eingesetzt werden, angewandt.
DFG-Verfahren
Schwerpunktprogramme
Beteiligte Person
Dr. Bernhard Kleinjohann