Implementierung von Bildverarbeitungsalgorithmen auf einem Rapid-Prototyping-System

Antragsteller Professor Dr.-Ing. Peter Pirsch
Fachliche Zuordnung Rechnerarchitektur, eingebettete und massiv parallele Systeme
Förderung Förderung von 1996 bis 2003
Projektkennung Deutsche Forschungsgemeinschaft (DFG) - Projektnummer 5275910
 

Projektbeschreibung

Zur Spezifikation von Systemparametern und zur Beurteilung von Bildverarbeitungsverfahren sollen diese auf einem Rapid-Prototyping-System (RPS) unter Echtzeitbedingungen emuliert werden. Ziel des Forschungsvorhabens ist die schnelle und parametrisierbar Umsetzung auf einem FPGA-basierten Prototyping-System. Um auf einem kommerziellen RPS eine schritthaltende Verarbeitung von Videosignalen zu ermöglichen, sollen für die Abbildung auf die Emulations-Hardware Architekturen mit extensiver Nutzung von Pipelining und Parallelverarbeitung entwickelt werden. Ferner soll ein Programmsystem zur interaktiven Modifikation von System-Architekturen und Video-Interfaces erstellt werden. Basierend auf den bis dahin gewonnenen Erfahrungen sind abschließend für die besonderen Anforderungen der Videosignalverarbeitung Modellierungen von FPGAs hinsichtlich ihrer Basiszellen durchzuführen sowie geeignete Abbildungsmethoden zu erarbeiten.
DFG-Verfahren Schwerpunktprogramme
Teilprojekt zu SPP 1020:  Rapid Prototyping für integrierte Steuerungssysteme mit harten Zeitbedingungen